Controlador lógico programable básico con FPGA y redes neuronales

En el presente documento se estructura una RNA (Red Neuronal Artificial) en una tarjeta FPGA (Field Programmable Gate Array) XC3S500E haciendo uso del Lenguaje para Descripción y Modelado de Circuitos VHDL, para diseñar la funcionalidad de un Controlador Lógico Programable que consta de cuatro entra...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
1. Verfasser: Ramírez Torres, Jorge Luis (author)
Format: bachelorThesis
Sprache:spa
Veröffentlicht: 2015
Schlagworte:
Online Zugang:http://repositorio.espe.edu.ec/handle/21000/10274
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
_version_ 1858547536774561792
author Ramírez Torres, Jorge Luis
author_facet Ramírez Torres, Jorge Luis
author_role author
collection Repositorio Universidad de las Fuerzas Armadas
dc.creator.none.fl_str_mv Ramírez Torres, Jorge Luis
dc.date.none.fl_str_mv 2015
2016-01-22T00:16:45Z
2016-01-22T00:16:45Z
dc.format.none.fl_str_mv application/pdf
application/vnd.openxmlformats-officedocument.presentationml.presentation
application/pdf
dc.identifier.none.fl_str_mv Ramírez Torres, Jorge Luis (2015). Controlador lógico programable básico con FPGA y redes neuronales. Carrera de Ingeniería en Electrónica, Automatización y Control. Universidad de las Fuerzas Armadas ESPE. Matriz Sangolquí.
048815
http://repositorio.espe.edu.ec/handle/21000/10274
dc.language.none.fl_str_mv spa
dc.publisher.none.fl_str_mv Universidad de las Fuerzas Armadas ESPE. Carrera de Ingeniería en Electrónica, Automatización y Control.
dc.rights.none.fl_str_mv info:eu-repo/semantics/openAccess
dc.source.none.fl_str_mv reponame:Repositorio Universidad de las Fuerzas Armadas
instname:Universidad de las Fuerzas Armadas
instacron:ESPE
dc.subject.none.fl_str_mv SISTEMA DE CONTROL AUTOMÁTICO
REDES NEURONALES
AUTOMATIZACIÓN
PROGRAMACIÓN-MATLAB
dc.title.none.fl_str_mv Controlador lógico programable básico con FPGA y redes neuronales
dc.type.none.fl_str_mv info:eu-repo/semantics/publishedVersion
info:eu-repo/semantics/bachelorThesis
description En el presente documento se estructura una RNA (Red Neuronal Artificial) en una tarjeta FPGA (Field Programmable Gate Array) XC3S500E haciendo uso del Lenguaje para Descripción y Modelado de Circuitos VHDL, para diseñar la funcionalidad de un Controlador Lógico Programable que consta de cuatro entradas digitales y una salida digital. La arquitectura de la RNA modelada sobre la tarjeta FPGA está conformada por cuatro neuronas en la capa de entrada, tres neuronas en la capa oculta y una neurona en la capa de salida.
eu_rights_str_mv openAccess
format bachelorThesis
id ESPE_f44265c979e5d24a6fd3a228dfd6f67f
identifier_str_mv Ramírez Torres, Jorge Luis (2015). Controlador lógico programable básico con FPGA y redes neuronales. Carrera de Ingeniería en Electrónica, Automatización y Control. Universidad de las Fuerzas Armadas ESPE. Matriz Sangolquí.
048815
instacron_str ESPE
institution ESPE
instname_str Universidad de las Fuerzas Armadas
language spa
network_acronym_str ESPE
network_name_str Repositorio Universidad de las Fuerzas Armadas
oai_identifier_str oai:repositorio.espe.edu.ec:21000/10274
publishDate 2015
publisher.none.fl_str_mv Universidad de las Fuerzas Armadas ESPE. Carrera de Ingeniería en Electrónica, Automatización y Control.
reponame_str Repositorio Universidad de las Fuerzas Armadas
repository.mail.fl_str_mv .
repository.name.fl_str_mv Repositorio Universidad de las Fuerzas Armadas - Universidad de las Fuerzas Armadas
repository_id_str 2042
spelling Controlador lógico programable básico con FPGA y redes neuronalesRamírez Torres, Jorge LuisSISTEMA DE CONTROL AUTOMÁTICOREDES NEURONALESAUTOMATIZACIÓNPROGRAMACIÓN-MATLABEn el presente documento se estructura una RNA (Red Neuronal Artificial) en una tarjeta FPGA (Field Programmable Gate Array) XC3S500E haciendo uso del Lenguaje para Descripción y Modelado de Circuitos VHDL, para diseñar la funcionalidad de un Controlador Lógico Programable que consta de cuatro entradas digitales y una salida digital. La arquitectura de la RNA modelada sobre la tarjeta FPGA está conformada por cuatro neuronas en la capa de entrada, tres neuronas en la capa oculta y una neurona en la capa de salida.Universidad de las Fuerzas Armadas ESPE. Carrera de Ingeniería en Electrónica, Automatización y Control.2016-01-22T00:16:45Z2016-01-22T00:16:45Z2015info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesisapplication/pdfapplication/vnd.openxmlformats-officedocument.presentationml.presentationapplication/pdfRamírez Torres, Jorge Luis (2015). Controlador lógico programable básico con FPGA y redes neuronales. Carrera de Ingeniería en Electrónica, Automatización y Control. Universidad de las Fuerzas Armadas ESPE. Matriz Sangolquí.048815http://repositorio.espe.edu.ec/handle/21000/10274spainfo:eu-repo/semantics/openAccessreponame:Repositorio Universidad de las Fuerzas Armadasinstname:Universidad de las Fuerzas Armadasinstacron:ESPE2024-07-27T11:28:14Zoai:repositorio.espe.edu.ec:21000/10274Institucionalhttps://repositorio.espe.edu.ec/Universidad públicahttps://www.espe.edu.ec/https://repositorio.espe.edu.ec/oai.Ecuador...opendoar:20422026-02-21T20:39:18.378304Repositorio Universidad de las Fuerzas Armadas - Universidad de las Fuerzas Armadastrue
spellingShingle Controlador lógico programable básico con FPGA y redes neuronales
Ramírez Torres, Jorge Luis
SISTEMA DE CONTROL AUTOMÁTICO
REDES NEURONALES
AUTOMATIZACIÓN
PROGRAMACIÓN-MATLAB
status_str publishedVersion
title Controlador lógico programable básico con FPGA y redes neuronales
title_full Controlador lógico programable básico con FPGA y redes neuronales
title_fullStr Controlador lógico programable básico con FPGA y redes neuronales
title_full_unstemmed Controlador lógico programable básico con FPGA y redes neuronales
title_short Controlador lógico programable básico con FPGA y redes neuronales
title_sort Controlador lógico programable básico con FPGA y redes neuronales
topic SISTEMA DE CONTROL AUTOMÁTICO
REDES NEURONALES
AUTOMATIZACIÓN
PROGRAMACIÓN-MATLAB
url http://repositorio.espe.edu.ec/handle/21000/10274