Comunicación ethernet con microprocesador NIOS II
Este documento, contiene información necesaria para desarrollar una aplicación en un sistema embebido configurable, utilizando el protocolo estándar de comunicación ethernet, para enviar y recibir datos, desde tarjetas de desarrollo DE2 con microprocesador NIOS II, hacia una computadora servidor y v...
Na minha lista:
| Autor principal: | |
|---|---|
| Outros Autores: | , |
| Formato: | bachelorThesis |
| Idioma: | spa |
| Publicado em: |
2014
|
| Assuntos: | |
| Acesso em linha: | http://www.dspace.espol.edu.ec/xmlui/handle/123456789/41773 |
| Tags: |
Adicionar Tag
Sem tags, seja o primeiro a adicionar uma tag!
|
| _version_ | 1858337324307316736 |
|---|---|
| author | ESPOL. FIEC |
| author2 | Diaz Espinoza, Carlos Moises Vera Vera, Vinicio Ramon |
| author2_role | author author |
| author_facet | ESPOL. FIEC Diaz Espinoza, Carlos Moises Vera Vera, Vinicio Ramon |
| author_role | author |
| collection | Repositorio Escuela Superior Politécnica del Litoral |
| dc.contributor.none.fl_str_mv | Ponguillo Intriago, Ronald Alberto, Director |
| dc.creator.none.fl_str_mv | ESPOL. FIEC Diaz Espinoza, Carlos Moises Vera Vera, Vinicio Ramon |
| dc.date.none.fl_str_mv | 2014 2017-12-06T20:22:41Z 2017-12-06T20:22:41Z |
| dc.format.none.fl_str_mv | application/pdf 215 application/pdf |
| dc.identifier.none.fl_str_mv | Diaz, C.; Vera, V. (2014). Comunicación Ethernet con microprocesador NIOS II. [Tesis de Grado]. Escuela Superior Politécnica del Litoral. FIEC, Guayaquil. 215p. http://www.dspace.espol.edu.ec/xmlui/handle/123456789/41773 D-84409 |
| dc.language.none.fl_str_mv | spa |
| dc.publisher.none.fl_str_mv | ESPOL. FIEC |
| dc.rights.none.fl_str_mv | info:eu-repo/semantics/openAccess |
| dc.source.none.fl_str_mv | reponame:Repositorio Escuela Superior Politécnica del Litoral instname:Escuela Superior Politécnica del Litoral instacron:ESPOL |
| dc.subject.none.fl_str_mv | Microprocesadores Redes Ethernet Plataforma NIOS II |
| dc.title.none.fl_str_mv | Comunicación ethernet con microprocesador NIOS II |
| dc.type.none.fl_str_mv | info:eu-repo/semantics/publishedVersion info:eu-repo/semantics/bachelorThesis |
| description | Este documento, contiene información necesaria para desarrollar una aplicación en un sistema embebido configurable, utilizando el protocolo estándar de comunicación ethernet, para enviar y recibir datos, desde tarjetas de desarrollo DE2 con microprocesador NIOS II, hacia una computadora servidor y viceversa, para implementar un sistema de autenticación de usuarios. Los recursos que se utilizan de las tarjetas DE2 son: conectores GPIO para acoplar un teclado matricial 4x4, LCD, botoneras, Leds, y el chip DM9000 del puerto ethernet. Adicionalmente, los conceptos que se usan como base para desarrollar este proyecto son: algoritmos de cifrado de datos, el modelo de capas TCP/IP, los protocolos Ethernet, ARP, IP y UDP. |
| eu_rights_str_mv | openAccess |
| format | bachelorThesis |
| id | ESPOL_c56210fa10bba3c9f6b22490150323f2 |
| identifier_str_mv | Diaz, C.; Vera, V. (2014). Comunicación Ethernet con microprocesador NIOS II. [Tesis de Grado]. Escuela Superior Politécnica del Litoral. FIEC, Guayaquil. 215p. D-84409 |
| instacron_str | ESPOL |
| institution | ESPOL |
| instname_str | Escuela Superior Politécnica del Litoral |
| language | spa |
| network_acronym_str | ESPOL |
| network_name_str | Repositorio Escuela Superior Politécnica del Litoral |
| oai_identifier_str | oai:www.dspace.espol.edu.ec:123456789/41773 |
| publishDate | 2014 |
| publisher.none.fl_str_mv | ESPOL. FIEC |
| reponame_str | Repositorio Escuela Superior Politécnica del Litoral |
| repository.mail.fl_str_mv | . |
| repository.name.fl_str_mv | Repositorio Escuela Superior Politécnica del Litoral - Escuela Superior Politécnica del Litoral |
| repository_id_str | 1479 |
| spelling | Comunicación ethernet con microprocesador NIOS IIESPOL. FIECDiaz Espinoza, Carlos MoisesVera Vera, Vinicio RamonMicroprocesadoresRedes EthernetPlataforma NIOS IIEste documento, contiene información necesaria para desarrollar una aplicación en un sistema embebido configurable, utilizando el protocolo estándar de comunicación ethernet, para enviar y recibir datos, desde tarjetas de desarrollo DE2 con microprocesador NIOS II, hacia una computadora servidor y viceversa, para implementar un sistema de autenticación de usuarios. Los recursos que se utilizan de las tarjetas DE2 son: conectores GPIO para acoplar un teclado matricial 4x4, LCD, botoneras, Leds, y el chip DM9000 del puerto ethernet. Adicionalmente, los conceptos que se usan como base para desarrollar este proyecto son: algoritmos de cifrado de datos, el modelo de capas TCP/IP, los protocolos Ethernet, ARP, IP y UDP.GuayaquilIngeniero en Electrónica y Telecomunicaciones / Ingeniero en TelemáticaXXXESPOL. FIECPonguillo Intriago, Ronald Alberto, Director2017-12-06T20:22:41Z2017-12-06T20:22:41Z2014info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesisapplication/pdf215application/pdfDiaz, C.; Vera, V. (2014). Comunicación Ethernet con microprocesador NIOS II. [Tesis de Grado]. Escuela Superior Politécnica del Litoral. FIEC, Guayaquil. 215p.http://www.dspace.espol.edu.ec/xmlui/handle/123456789/41773D-84409spainfo:eu-repo/semantics/openAccessreponame:Repositorio Escuela Superior Politécnica del Litoralinstname:Escuela Superior Politécnica del Litoralinstacron:ESPOL2025-05-15T14:48:25Zoai:www.dspace.espol.edu.ec:123456789/41773Institucionalhttps://www.dspace.espol.edu.ec/Universidad públicahttps://www.espol.edu.ec/.https://www.dspace.espol.edu.ec/oaiEcuador...opendoar:14792025-05-15T14:48:25falseInstitucionalhttps://www.dspace.espol.edu.ec/Universidad públicahttps://www.espol.edu.ec/.https://www.dspace.espol.edu.ec/oai.Ecuador...opendoar:14792025-05-15T14:48:25Repositorio Escuela Superior Politécnica del Litoral - Escuela Superior Politécnica del Litoralfalse |
| spellingShingle | Comunicación ethernet con microprocesador NIOS II ESPOL. FIEC Microprocesadores Redes Ethernet Plataforma NIOS II |
| status_str | publishedVersion |
| title | Comunicación ethernet con microprocesador NIOS II |
| title_full | Comunicación ethernet con microprocesador NIOS II |
| title_fullStr | Comunicación ethernet con microprocesador NIOS II |
| title_full_unstemmed | Comunicación ethernet con microprocesador NIOS II |
| title_short | Comunicación ethernet con microprocesador NIOS II |
| title_sort | Comunicación ethernet con microprocesador NIOS II |
| topic | Microprocesadores Redes Ethernet Plataforma NIOS II |
| url | http://www.dspace.espol.edu.ec/xmlui/handle/123456789/41773 |