Herramienta FPGA para el diseño en bloques y programación VHDL en la asignatura de Sistemas Digitales I.

El estudio del diseño vhdl es capaz de simular perfectamente el comportamiento lógico de un circuito por lo que el estudiante de ingeniera en telecomunicaciones se darán cuenta del proceso en el ámbito estudiantil y laboral se tomara características especificas en el hardware que se requiere utiliza...

תיאור מלא

שמור ב:
מידע ביבליוגרפי
מחבר ראשי: Asanza Briones, Angel Steven (author)
פורמט: bachelorThesis
שפה:spa
יצא לאור: 2012
נושאים:
גישה מקוונת:http://repositorio.ucsg.edu.ec/handle/3317/1597
תגים: הוספת תג
אין תגיות, היה/י הראשונ/ה לתייג את הרשומה!
_version_ 1860297712964993024
author Asanza Briones, Angel Steven
author_facet Asanza Briones, Angel Steven
author_role author
collection Repositorio Universidad Católica de Santiago de Guayaquil
dc.contributor.none.fl_str_mv Ruilova Aguirre, Luzmila
dc.creator.none.fl_str_mv Asanza Briones, Angel Steven
dc.date.none.fl_str_mv 2012-07
2014-06-30T15:41:24Z
2014-06-30T15:41:24Z
dc.identifier.none.fl_str_mv http://repositorio.ucsg.edu.ec/handle/3317/1597
dc.language.none.fl_str_mv spa
dc.rights.none.fl_str_mv info:eu-repo/semantics/openAccess
http://creativecommons.org/licenses/by-nc-sa/4.0/
dc.source.none.fl_str_mv reponame:Repositorio Universidad Católica de Santiago de Guayaquil
instname:Universidad Católica de Santiago de Guayaquil
instacron:UCSG
dc.subject.none.fl_str_mv CIRCUITOS
DISEÑO VHDL
GRÁFICOS POR COMPUTADOR
INGENIERÍA ELECTRÓNICA
LENGUAJE DE PROGRAMACIÓN
dc.title.none.fl_str_mv Herramienta FPGA para el diseño en bloques y programación VHDL en la asignatura de Sistemas Digitales I.
dc.type.none.fl_str_mv info:eu-repo/semantics/bachelorThesis
info:eu-repo/semantics/publishedVersion
description El estudio del diseño vhdl es capaz de simular perfectamente el comportamiento lógico de un circuito por lo que el estudiante de ingeniera en telecomunicaciones se darán cuenta del proceso en el ámbito estudiantil y laboral se tomara características especificas en el hardware que se requiere utilizar, para el estudio del diseño vhdl utilizaremos una herramienta de trabajo Quartus II de altera. Con este trabajo pretendemos, además, que el lector en general y los estudiantes de ingeniería en telecomunicaciones en particular, dispongan de una herramienta operativa para comprobar la valides de su hardware. Por ejemplo, como lenguaje de entrada para las herramientas de síntesis CAD, tales como VHDL Logic Synthesis de Synopsys Inc., Autologic de Mentor Graphics o Metamor, utilizadas en el diseño automático de circuitos integrados. Para analizar y medir diferentes modelos de procesadores segmentados, RISC, vectoriales, superescalares, sistólicos, VLIW- y multiprocesadores, así como arquitecturas especificas de la aplicación. O bien para el estudio de modelos no interpretados de análisis del rendimiento de configuraciones de sistemas.En pocas palabras, disponer de un lenguaje que permita llevar al terreno operativo los conocimientos del dominio del hardware, de la misma manera que un lenguaje de propósito general como Pascal o Modula lo hace con los conocimientos del dominio del software.
eu_rights_str_mv openAccess
format bachelorThesis
id UCSG_2707f77c578761184f5dc5bb4b7c1c2c
instacron_str UCSG
institution UCSG
instname_str Universidad Católica de Santiago de Guayaquil
language spa
network_acronym_str UCSG
network_name_str Repositorio Universidad Católica de Santiago de Guayaquil
oai_identifier_str oai:repositorio.ucsg.edu.ec:3317/1597
publishDate 2012
reponame_str Repositorio Universidad Católica de Santiago de Guayaquil
repository.mail.fl_str_mv .
repository.name.fl_str_mv Repositorio Universidad Católica de Santiago de Guayaquil - Universidad Católica de Santiago de Guayaquil
repository_id_str 2566
rights_invalid_str_mv http://creativecommons.org/licenses/by-nc-sa/4.0/
spelling Herramienta FPGA para el diseño en bloques y programación VHDL en la asignatura de Sistemas Digitales I.Asanza Briones, Angel StevenCIRCUITOSDISEÑO VHDLGRÁFICOS POR COMPUTADORINGENIERÍA ELECTRÓNICALENGUAJE DE PROGRAMACIÓNEl estudio del diseño vhdl es capaz de simular perfectamente el comportamiento lógico de un circuito por lo que el estudiante de ingeniera en telecomunicaciones se darán cuenta del proceso en el ámbito estudiantil y laboral se tomara características especificas en el hardware que se requiere utilizar, para el estudio del diseño vhdl utilizaremos una herramienta de trabajo Quartus II de altera. Con este trabajo pretendemos, además, que el lector en general y los estudiantes de ingeniería en telecomunicaciones en particular, dispongan de una herramienta operativa para comprobar la valides de su hardware. Por ejemplo, como lenguaje de entrada para las herramientas de síntesis CAD, tales como VHDL Logic Synthesis de Synopsys Inc., Autologic de Mentor Graphics o Metamor, utilizadas en el diseño automático de circuitos integrados. Para analizar y medir diferentes modelos de procesadores segmentados, RISC, vectoriales, superescalares, sistólicos, VLIW- y multiprocesadores, así como arquitecturas especificas de la aplicación. O bien para el estudio de modelos no interpretados de análisis del rendimiento de configuraciones de sistemas.En pocas palabras, disponer de un lenguaje que permita llevar al terreno operativo los conocimientos del dominio del hardware, de la misma manera que un lenguaje de propósito general como Pascal o Modula lo hace con los conocimientos del dominio del software.Ruilova Aguirre, Luzmila2014-06-30T15:41:24Z2014-06-30T15:41:24Z2012-07info:eu-repo/semantics/bachelorThesisinfo:eu-repo/semantics/publishedVersionhttp://repositorio.ucsg.edu.ec/handle/3317/1597spainfo:eu-repo/semantics/openAccesshttp://creativecommons.org/licenses/by-nc-sa/4.0/reponame:Repositorio Universidad Católica de Santiago de Guayaquilinstname:Universidad Católica de Santiago de Guayaquilinstacron:UCSG2020-06-07T21:43:52Zoai:repositorio.ucsg.edu.ec:3317/1597Institucionalhttp://repositorio.ucsg.edu.ec/Universidad privadahttps://www.ucsg.edu.ec/http://repositorio.ucsg.edu.ec/oai.Ecuador...opendoar:25662020-06-07T21:43:52Repositorio Universidad Católica de Santiago de Guayaquil - Universidad Católica de Santiago de Guayaquilfalse
spellingShingle Herramienta FPGA para el diseño en bloques y programación VHDL en la asignatura de Sistemas Digitales I.
Asanza Briones, Angel Steven
CIRCUITOS
DISEÑO VHDL
GRÁFICOS POR COMPUTADOR
INGENIERÍA ELECTRÓNICA
LENGUAJE DE PROGRAMACIÓN
status_str publishedVersion
title Herramienta FPGA para el diseño en bloques y programación VHDL en la asignatura de Sistemas Digitales I.
title_full Herramienta FPGA para el diseño en bloques y programación VHDL en la asignatura de Sistemas Digitales I.
title_fullStr Herramienta FPGA para el diseño en bloques y programación VHDL en la asignatura de Sistemas Digitales I.
title_full_unstemmed Herramienta FPGA para el diseño en bloques y programación VHDL en la asignatura de Sistemas Digitales I.
title_short Herramienta FPGA para el diseño en bloques y programación VHDL en la asignatura de Sistemas Digitales I.
title_sort Herramienta FPGA para el diseño en bloques y programación VHDL en la asignatura de Sistemas Digitales I.
topic CIRCUITOS
DISEÑO VHDL
GRÁFICOS POR COMPUTADOR
INGENIERÍA ELECTRÓNICA
LENGUAJE DE PROGRAMACIÓN
url http://repositorio.ucsg.edu.ec/handle/3317/1597