Control de velocidad de un motor síncrono de imanes permanentes accionado por un inversor trifásico multinivel

Este trabajo presenta el diseño e implementación de un controlador robusto para el seguimiento de velocidad de un motor síncrono de imanes permanentes (MSIP). Se propone un controlador lineal basado en la retroalimentación dinámica de la salida pasiva estática del error exacto. El controlador pasivo...

全面介紹

Saved in:
書目詳細資料
主要作者: Mayoral Lagunes, Rosalino (author)
其他作者: Juárez Abad, José Antonio (author), Aguilar López, Beatriz Angélica (author), Linares Flores, Jesús (author), Barahona Ávalos, Jorge Luis (author)
格式: article
語言:spa
出版: 2020
主題:
在線閱讀:http://dspace.ups.edu.ec/handle/123456789/18273
標簽: 添加標簽
沒有標簽, 成為第一個標記此記錄!
_version_ 1858988497028775936
author Mayoral Lagunes, Rosalino
author2 Juárez Abad, José Antonio
Aguilar López, Beatriz Angélica
Linares Flores, Jesús
Barahona Ávalos, Jorge Luis
author2_role author
author
author
author
author_facet Mayoral Lagunes, Rosalino
Juárez Abad, José Antonio
Aguilar López, Beatriz Angélica
Linares Flores, Jesús
Barahona Ávalos, Jorge Luis
author_role author
collection Repositorio Universidad Politécnica Salesiana
dc.creator.none.fl_str_mv Mayoral Lagunes, Rosalino
Juárez Abad, José Antonio
Aguilar López, Beatriz Angélica
Linares Flores, Jesús
Barahona Ávalos, Jorge Luis
dc.date.none.fl_str_mv 2020-01-16T21:16:22Z
2020-01-16T21:16:22Z
2020-01
dc.format.none.fl_str_mv application/pdf
dc.identifier.none.fl_str_mv http://dspace.ups.edu.ec/handle/123456789/18273
dc.language.none.fl_str_mv spa
dc.rights.none.fl_str_mv Atribución-NoComercial-SinDerivadas 3.0 Ecuador
http://creativecommons.org/licenses/by-nc-nd/3.0/ec/
info:eu-repo/semantics/openAccess
dc.source.none.fl_str_mv reponame:Repositorio Universidad Politécnica Salesiana
instname:Universidad Politécnica Salesiana
instacron:UPS
dc.subject.none.fl_str_mv PMSM; PMSM
control por pasividad; Passivity Based Control
inversor multinivel; Multi Level Inverter
FPGA; FPGA
dc.title.none.fl_str_mv Control de velocidad de un motor síncrono de imanes permanentes accionado por un inversor trifásico multinivel
dc.type.none.fl_str_mv info:eu-repo/semantics/publishedVersion
info:eu-repo/semantics/article
description Este trabajo presenta el diseño e implementación de un controlador robusto para el seguimiento de velocidad de un motor síncrono de imanes permanentes (MSIP). Se propone un controlador lineal basado en la retroalimentación dinámica de la salida pasiva estática del error exacto. El controlador pasivo propuesto requiere del conocimiento del par de carga, por lo que el mismo es estimado con un observador tradicional de orden reducido. El MSIP es impulsado por medio de un inversor multinivel trifásico de celdas en cascada de cinco niveles. Para la implementación del controlador, estimador y modulador multinivel se emplea un arreglo de compuertas programable en campo (FPGA) de la familia Spartan-6 XC6SLX9. El procesamiento en paralelo que provee este dispositivo permite obtener un tiempo de muestreo de 10 us. Los resultados de simulación y experimentales muestran que el controlador propuesto tiene un excelente desempeño.//This paper presents the design and FPGA embedded implementation of robust controller design to speed tracking problem for a Permanent Magnet Synchronous Motor (PMSM). Then, a linear controller based on the exact static error dynamics passive output feedback (ESEDPOF) is proposed, where the uncertainty estimation is taken into account. The technique of passivity requires knowing the load torque, this is estimated with a traditional reduced-order observer. PMSM is driven by a five levels Three-Phase Cascaded Cell Multi-Level Inverter (3 -CCMLI). The medium-scale field-programmable gate array (FPGA) Spartan-6 XC6SLX9 is used for implementing the ESEDPOF controller, the reduced-order observer, and the multilevel pulse width modulator. The parallel processing provided by these devices allowed to obtain a sampling time of 10us. Simulation and Experimental validation shows an excellent dynamical performance.
eu_rights_str_mv openAccess
format article
id UPS_dfa711d005fe4f15c2df9acc45c53df4
instacron_str UPS
institution UPS
instname_str Universidad Politécnica Salesiana
language spa
network_acronym_str UPS
network_name_str Repositorio Universidad Politécnica Salesiana
oai_identifier_str oai:dspace.ups.edu.ec:123456789/18273
publishDate 2020
reponame_str Repositorio Universidad Politécnica Salesiana
repository.mail.fl_str_mv .
repository.name.fl_str_mv Repositorio Universidad Politécnica Salesiana - Universidad Politécnica Salesiana
repository_id_str 1737
rights_invalid_str_mv Atribución-NoComercial-SinDerivadas 3.0 Ecuador
http://creativecommons.org/licenses/by-nc-nd/3.0/ec/
spelling Control de velocidad de un motor síncrono de imanes permanentes accionado por un inversor trifásico multinivelMayoral Lagunes, RosalinoJuárez Abad, José AntonioAguilar López, Beatriz AngélicaLinares Flores, JesúsBarahona Ávalos, Jorge LuisPMSM; PMSMcontrol por pasividad; Passivity Based Controlinversor multinivel; Multi Level InverterFPGA; FPGAEste trabajo presenta el diseño e implementación de un controlador robusto para el seguimiento de velocidad de un motor síncrono de imanes permanentes (MSIP). Se propone un controlador lineal basado en la retroalimentación dinámica de la salida pasiva estática del error exacto. El controlador pasivo propuesto requiere del conocimiento del par de carga, por lo que el mismo es estimado con un observador tradicional de orden reducido. El MSIP es impulsado por medio de un inversor multinivel trifásico de celdas en cascada de cinco niveles. Para la implementación del controlador, estimador y modulador multinivel se emplea un arreglo de compuertas programable en campo (FPGA) de la familia Spartan-6 XC6SLX9. El procesamiento en paralelo que provee este dispositivo permite obtener un tiempo de muestreo de 10 us. Los resultados de simulación y experimentales muestran que el controlador propuesto tiene un excelente desempeño.//This paper presents the design and FPGA embedded implementation of robust controller design to speed tracking problem for a Permanent Magnet Synchronous Motor (PMSM). Then, a linear controller based on the exact static error dynamics passive output feedback (ESEDPOF) is proposed, where the uncertainty estimation is taken into account. The technique of passivity requires knowing the load torque, this is estimated with a traditional reduced-order observer. PMSM is driven by a five levels Three-Phase Cascaded Cell Multi-Level Inverter (3 -CCMLI). The medium-scale field-programmable gate array (FPGA) Spartan-6 XC6SLX9 is used for implementing the ESEDPOF controller, the reduced-order observer, and the multilevel pulse width modulator. The parallel processing provided by these devices allowed to obtain a sampling time of 10us. Simulation and Experimental validation shows an excellent dynamical performance.2020-01-16T21:16:22Z2020-01-16T21:16:22Z2020-01info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/articleapplication/pdfhttp://dspace.ups.edu.ec/handle/123456789/18273spaAtribución-NoComercial-SinDerivadas 3.0 Ecuadorhttp://creativecommons.org/licenses/by-nc-nd/3.0/ec/info:eu-repo/semantics/openAccessreponame:Repositorio Universidad Politécnica Salesianainstname:Universidad Politécnica Salesianainstacron:UPS2020-01-16T21:16:27Zoai:dspace.ups.edu.ec:123456789/18273Institucionalhttps://dspace.ups.edu.ec/Institución privadahttps://www.ups.edu.ec/https://dspace.ups.edu.ec/oai.Ecuador...opendoar:17372020-01-16T21:16:27Repositorio Universidad Politécnica Salesiana - Universidad Politécnica Salesianafalse
spellingShingle Control de velocidad de un motor síncrono de imanes permanentes accionado por un inversor trifásico multinivel
Mayoral Lagunes, Rosalino
PMSM; PMSM
control por pasividad; Passivity Based Control
inversor multinivel; Multi Level Inverter
FPGA; FPGA
status_str publishedVersion
title Control de velocidad de un motor síncrono de imanes permanentes accionado por un inversor trifásico multinivel
title_full Control de velocidad de un motor síncrono de imanes permanentes accionado por un inversor trifásico multinivel
title_fullStr Control de velocidad de un motor síncrono de imanes permanentes accionado por un inversor trifásico multinivel
title_full_unstemmed Control de velocidad de un motor síncrono de imanes permanentes accionado por un inversor trifásico multinivel
title_short Control de velocidad de un motor síncrono de imanes permanentes accionado por un inversor trifásico multinivel
title_sort Control de velocidad de un motor síncrono de imanes permanentes accionado por un inversor trifásico multinivel
topic PMSM; PMSM
control por pasividad; Passivity Based Control
inversor multinivel; Multi Level Inverter
FPGA; FPGA
url http://dspace.ups.edu.ec/handle/123456789/18273