Diseño e implementación en FPGA del algoritmo CORDIC vectorial y rotacional para sincronismo de un sistema OFDM

En este trabajo se presenta la implementación de la estimación y corrección del desvío de frecuencia para un sistema OFDM en FPGA, usando los símbolos del preámbulo IEEE 802.11a. Para la detección del CFO fue implementado el algoritmo CORDIC en modo vectorial (para la estimación de la fase) y en mod...

Descripció completa

Guardat en:
Dades bibliogràfiques
Autor principal: Torres Delgado, Jonathan Patricio (author)
Altres autors: Solano de la Sala León, Leonardo Rafael (author)
Format: bachelorThesis
Idioma:spa
Publicat: 2018
Matèries:
Accés en línia:http://dspace.utpl.edu.ec/handle/20.500.11962/21720
Etiquetes: Afegir etiqueta
Sense etiquetes, Sigues el primer a etiquetar aquest registre!
_version_ 1858999324040495104
author Torres Delgado, Jonathan Patricio
author2 Solano de la Sala León, Leonardo Rafael
author2_role author
author_facet Torres Delgado, Jonathan Patricio
Solano de la Sala León, Leonardo Rafael
author_role author
collection Repositorio Universidad Técnica Particular de Loja
dc.contributor.none.fl_str_mv Barragán Guerrero, Diego Orlando
dc.creator.none.fl_str_mv Torres Delgado, Jonathan Patricio
Solano de la Sala León, Leonardo Rafael
dc.date.none.fl_str_mv 2018-01-25T20:28:53Z
2018-01-25T20:28:53Z
2018
dc.identifier.none.fl_str_mv Torres Delgado, J. P. , Solano de la Sala León, L. R. (2018). Diseño e implementación en FPGA del algoritmo CORDIC vectorial y rotacional para sincronismo de un sistema OFDM. (Trabajo de Titulación de Ingeniero en Electrónica y Telecomunicaciones ) . UTPL, Loja.
1274955
http://dspace.utpl.edu.ec/handle/20.500.11962/21720
dc.language.none.fl_str_mv spa
dc.rights.none.fl_str_mv info:eu-repo/semantics/openAccess
dc.source.none.fl_str_mv reponame:Repositorio Universidad Técnica Particular de Loja
instname:Universidad Técnica Particular de Loja
instacron:UTPL
dc.subject.none.fl_str_mv Algoritmos - Comunicaciones
Radioenlaces – Frecuencias
Ingeniero en electrónica y telecomunicaciones – Tesis y disertaciones académicas
dc.title.none.fl_str_mv Diseño e implementación en FPGA del algoritmo CORDIC vectorial y rotacional para sincronismo de un sistema OFDM
dc.type.none.fl_str_mv info:eu-repo/semantics/publishedVersion
info:eu-repo/semantics/bachelorThesis
description En este trabajo se presenta la implementación de la estimación y corrección del desvío de frecuencia para un sistema OFDM en FPGA, usando los símbolos del preámbulo IEEE 802.11a. Para la detección del CFO fue implementado el algoritmo CORDIC en modo vectorial (para la estimación de la fase) y en modo rotacional (para la estimación de la exponencial compleja) teniendo en cuenta la relación entre el error del algoritmo (diferencia entre valor calculado y valor real) con el número de iteraciones de CORDIC. Para la implementación del algoritmo de sincronismo se utilizó los símbolos STS del preámbulo, realizando una estimación gruesa del desvío de frecuencia. Para verificar el desempeño del algoritmo se generaron símbolos OFDM con un desvío de frecuencia de 100 kHz (valor típico de desvío para este tipo de estándar). Los resultados obtenidos muestran la robustez del algoritmo implementado para el sincronismo de frecuencia de un sistema OFDM.
eu_rights_str_mv openAccess
format bachelorThesis
id UTPL_88e806d688993a2b3e9e54bbf72c3a61
identifier_str_mv Torres Delgado, J. P. , Solano de la Sala León, L. R. (2018). Diseño e implementación en FPGA del algoritmo CORDIC vectorial y rotacional para sincronismo de un sistema OFDM. (Trabajo de Titulación de Ingeniero en Electrónica y Telecomunicaciones ) . UTPL, Loja.
1274955
instacron_str UTPL
institution UTPL
instname_str Universidad Técnica Particular de Loja
language spa
network_acronym_str UTPL
network_name_str Repositorio Universidad Técnica Particular de Loja
oai_identifier_str oai:dspace.utpl.edu.ec:20.500.11962/21720
publishDate 2018
reponame_str Repositorio Universidad Técnica Particular de Loja
repository.mail.fl_str_mv .
repository.name.fl_str_mv Repositorio Universidad Técnica Particular de Loja - Universidad Técnica Particular de Loja
repository_id_str 1227
spelling Diseño e implementación en FPGA del algoritmo CORDIC vectorial y rotacional para sincronismo de un sistema OFDMTorres Delgado, Jonathan PatricioSolano de la Sala León, Leonardo RafaelAlgoritmos - ComunicacionesRadioenlaces – FrecuenciasIngeniero en electrónica y telecomunicaciones – Tesis y disertaciones académicasEn este trabajo se presenta la implementación de la estimación y corrección del desvío de frecuencia para un sistema OFDM en FPGA, usando los símbolos del preámbulo IEEE 802.11a. Para la detección del CFO fue implementado el algoritmo CORDIC en modo vectorial (para la estimación de la fase) y en modo rotacional (para la estimación de la exponencial compleja) teniendo en cuenta la relación entre el error del algoritmo (diferencia entre valor calculado y valor real) con el número de iteraciones de CORDIC. Para la implementación del algoritmo de sincronismo se utilizó los símbolos STS del preámbulo, realizando una estimación gruesa del desvío de frecuencia. Para verificar el desempeño del algoritmo se generaron símbolos OFDM con un desvío de frecuencia de 100 kHz (valor típico de desvío para este tipo de estándar). Los resultados obtenidos muestran la robustez del algoritmo implementado para el sincronismo de frecuencia de un sistema OFDM.In this thesis we present the implementation of the estimation and correction of frequency offset for an OFDM system in FPGA, using the IEEE 802.11a preamble symbols. For the detection of the CFO, the CORDIC algorithm was implemented in vectoring mode (for the estimation of the phase) and in rotational mode (for the estimation of the complex exponential) considering the relationship between the algorithm error (the difference between calculated value and real value) with the number of iterations of CORDIC. For the implementation of the synchronization algorithm, the STS symbols of the preamble were used, thus making a coarse estimation of the frequency offset. To verify the performance of the algorithm, OFDM symbols were generated with frequency deviation of 100 kHz (typical deviation value for this type of standard). The results obtained show the robustness of the algorithm implemented for the frequency synchronization of an OFDM system.Barragán Guerrero, Diego Orlando2018-01-25T20:28:53Z2018-01-25T20:28:53Z2018info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesisTorres Delgado, J. P. , Solano de la Sala León, L. R. (2018). Diseño e implementación en FPGA del algoritmo CORDIC vectorial y rotacional para sincronismo de un sistema OFDM. (Trabajo de Titulación de Ingeniero en Electrónica y Telecomunicaciones ) . UTPL, Loja.1274955http://dspace.utpl.edu.ec/handle/20.500.11962/21720spainfo:eu-repo/semantics/openAccessreponame:Repositorio Universidad Técnica Particular de Lojainstname:Universidad Técnica Particular de Lojainstacron:UTPL2018-01-25T20:28:53Zoai:dspace.utpl.edu.ec:20.500.11962/21720Institucionalhttps://dspace.utpl.edu.ec/Institución privadahttps://www.utpl.edu.ec/https://dspace.utpl.edu.ec/oai.Ecuador...opendoar:12272018-01-25T20:28:53Repositorio Universidad Técnica Particular de Loja - Universidad Técnica Particular de Lojafalse
spellingShingle Diseño e implementación en FPGA del algoritmo CORDIC vectorial y rotacional para sincronismo de un sistema OFDM
Torres Delgado, Jonathan Patricio
Algoritmos - Comunicaciones
Radioenlaces – Frecuencias
Ingeniero en electrónica y telecomunicaciones – Tesis y disertaciones académicas
status_str publishedVersion
title Diseño e implementación en FPGA del algoritmo CORDIC vectorial y rotacional para sincronismo de un sistema OFDM
title_full Diseño e implementación en FPGA del algoritmo CORDIC vectorial y rotacional para sincronismo de un sistema OFDM
title_fullStr Diseño e implementación en FPGA del algoritmo CORDIC vectorial y rotacional para sincronismo de un sistema OFDM
title_full_unstemmed Diseño e implementación en FPGA del algoritmo CORDIC vectorial y rotacional para sincronismo de un sistema OFDM
title_short Diseño e implementación en FPGA del algoritmo CORDIC vectorial y rotacional para sincronismo de un sistema OFDM
title_sort Diseño e implementación en FPGA del algoritmo CORDIC vectorial y rotacional para sincronismo de un sistema OFDM
topic Algoritmos - Comunicaciones
Radioenlaces – Frecuencias
Ingeniero en electrónica y telecomunicaciones – Tesis y disertaciones académicas
url http://dspace.utpl.edu.ec/handle/20.500.11962/21720