Diseño e implementación de un robot velocista de competencia sobre plataforma FPGA

Esta tesis describe el desarrollo de un robot velocista para competencias en los aspectos electrónicos, mecánicos y de software. El algoritmo que controla el robot es un sistema de control de cascada, la velocidad de los motores es controlada por un sistema de retroalimentación que también fija la d...

Szczegółowa specyfikacja

Zapisane w:
Opis bibliograficzny
1. autor: ESPOL. FIEC (author)
Kolejni autorzy: Veriñaz Jadán, Herman Isaac (author), Martínez Vera, Caril Ronnie (author)
Format: bachelorThesis
Język:spa
Wydane: 2015
Hasła przedmiotowe:
Dostęp online:http://www.dspace.espol.edu.ec/xmlui/handle/123456789/30117
Etykiety: Dodaj etykietę
Nie ma etykietki, Dołącz pierwszą etykiete!
_version_ 1858337273701990400
author ESPOL. FIEC
author2 Veriñaz Jadán, Herman Isaac
Martínez Vera, Caril Ronnie
author2_role author
author
author_facet ESPOL. FIEC
Veriñaz Jadán, Herman Isaac
Martínez Vera, Caril Ronnie
author_role author
collection Repositorio Escuela Superior Politécnica del Litoral
dc.contributor.none.fl_str_mv Ponguillo Intriago, Ronald Alberto, Director
dc.creator.none.fl_str_mv ESPOL. FIEC
Veriñaz Jadán, Herman Isaac
Martínez Vera, Caril Ronnie
dc.date.none.fl_str_mv 2015-09-24T20:41:45Z
2015-09-24T20:41:45Z
2015
dc.format.none.fl_str_mv application/pdf
206p.
application/pdf
dc.identifier.none.fl_str_mv Veriñaz Jadán, Herman Isaac; Martinez Vera, Caril Ronnie (2015). Diseño e implementación de un robot velocista de competencia sobre plataforma FPGA. Trabajo final para la obtención del título: Ingeniero en Electrónica y Telecomunicaciones. ESPOL. FIEC, Guayaquil. 206p.
http://www.dspace.espol.edu.ec/xmlui/handle/123456789/30117
T-84606
dc.language.none.fl_str_mv spa
dc.publisher.none.fl_str_mv ESPOL. FIEC
dc.rights.none.fl_str_mv info:eu-repo/semantics/openAccess
dc.source.none.fl_str_mv reponame:Repositorio Escuela Superior Politécnica del Litoral
instname:Escuela Superior Politécnica del Litoral
instacron:ESPOL
dc.subject.none.fl_str_mv ROBOTS
PLATAFORMA FPGA
dc.title.none.fl_str_mv Diseño e implementación de un robot velocista de competencia sobre plataforma FPGA
dc.type.none.fl_str_mv info:eu-repo/semantics/publishedVersion
info:eu-repo/semantics/bachelorThesis
description Esta tesis describe el desarrollo de un robot velocista para competencias en los aspectos electrónicos, mecánicos y de software. El algoritmo que controla el robot es un sistema de control de cascada, la velocidad de los motores es controlada por un sistema de retroalimentación que también fija la dirección del robot.
eu_rights_str_mv openAccess
format bachelorThesis
id ESPOL_7e26e463b0bc28f1398a223cc749b40a
identifier_str_mv Veriñaz Jadán, Herman Isaac; Martinez Vera, Caril Ronnie (2015). Diseño e implementación de un robot velocista de competencia sobre plataforma FPGA. Trabajo final para la obtención del título: Ingeniero en Electrónica y Telecomunicaciones. ESPOL. FIEC, Guayaquil. 206p.
T-84606
instacron_str ESPOL
institution ESPOL
instname_str Escuela Superior Politécnica del Litoral
language spa
network_acronym_str ESPOL
network_name_str Repositorio Escuela Superior Politécnica del Litoral
oai_identifier_str oai:www.dspace.espol.edu.ec:123456789/30117
publishDate 2015
publisher.none.fl_str_mv ESPOL. FIEC
reponame_str Repositorio Escuela Superior Politécnica del Litoral
repository.mail.fl_str_mv .
repository.name.fl_str_mv Repositorio Escuela Superior Politécnica del Litoral - Escuela Superior Politécnica del Litoral
repository_id_str 1479
spelling Diseño e implementación de un robot velocista de competencia sobre plataforma FPGAESPOL. FIECVeriñaz Jadán, Herman IsaacMartínez Vera, Caril RonnieROBOTSPLATAFORMA FPGAEsta tesis describe el desarrollo de un robot velocista para competencias en los aspectos electrónicos, mecánicos y de software. El algoritmo que controla el robot es un sistema de control de cascada, la velocidad de los motores es controlada por un sistema de retroalimentación que también fija la dirección del robot.GuayaquilIngeniero en Electrónica y TelecomunicacionesESPOL. FIECPonguillo Intriago, Ronald Alberto, Director2015-09-24T20:41:45Z2015-09-24T20:41:45Z2015info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesisapplication/pdf206p.application/pdfVeriñaz Jadán, Herman Isaac; Martinez Vera, Caril Ronnie (2015). Diseño e implementación de un robot velocista de competencia sobre plataforma FPGA. Trabajo final para la obtención del título: Ingeniero en Electrónica y Telecomunicaciones. ESPOL. FIEC, Guayaquil. 206p.http://www.dspace.espol.edu.ec/xmlui/handle/123456789/30117T-84606spainfo:eu-repo/semantics/openAccessreponame:Repositorio Escuela Superior Politécnica del Litoralinstname:Escuela Superior Politécnica del Litoralinstacron:ESPOL2024-10-04T14:19:48Zoai:www.dspace.espol.edu.ec:123456789/30117Institucionalhttps://www.dspace.espol.edu.ec/Universidad públicahttps://www.espol.edu.ec/.https://www.dspace.espol.edu.ec/oaiEcuador...opendoar:14792024-10-04T14:19:48falseInstitucionalhttps://www.dspace.espol.edu.ec/Universidad públicahttps://www.espol.edu.ec/.https://www.dspace.espol.edu.ec/oai.Ecuador...opendoar:14792024-10-04T14:19:48Repositorio Escuela Superior Politécnica del Litoral - Escuela Superior Politécnica del Litoralfalse
spellingShingle Diseño e implementación de un robot velocista de competencia sobre plataforma FPGA
ESPOL. FIEC
ROBOTS
PLATAFORMA FPGA
status_str publishedVersion
title Diseño e implementación de un robot velocista de competencia sobre plataforma FPGA
title_full Diseño e implementación de un robot velocista de competencia sobre plataforma FPGA
title_fullStr Diseño e implementación de un robot velocista de competencia sobre plataforma FPGA
title_full_unstemmed Diseño e implementación de un robot velocista de competencia sobre plataforma FPGA
title_short Diseño e implementación de un robot velocista de competencia sobre plataforma FPGA
title_sort Diseño e implementación de un robot velocista de competencia sobre plataforma FPGA
topic ROBOTS
PLATAFORMA FPGA
url http://www.dspace.espol.edu.ec/xmlui/handle/123456789/30117