Dual mode logic – high speed and energy efficient address decoder

 

Authors
Arévalo Checa, Adriana Monstserrat
Format
BachelorThesis
Status
publishedVersion
Description

The CMOS logic consists of the use of the p-type channel (PMOS) and n-type channel (NMOS) field effect transistors (MOSFET), with a configuration that allows that when the device is turned off, the energy consumption is only due to the presence of parasitic currents. Currently, this logic is the most widely used to produce integrated circuits on a large scale. However, it has been detected that CMOS logic presents propagation delay and high energy consumption issues...
La lógica CMOS consiste en la utilización de los transistores de efecto de campo (MOSFET) de canal tipo p (PMOS) y de canal tipo n (NMOS), con una configuración que permite cuando el dispositivo esté apagado, el consumo de energía sea solo por la presencia de corrientes parásitas. Sin embargo, la lógica CMOS se caracteriza por ser lenta y presenta un alto consumo de energía...

Publication Year
2020
Language
Topic
Distribución de energía eléctrica -- Investigaciones -- Tesis y disertaciones académicas.
Transistores.
Tecnología
Ingeniería eléctrica
Repository
Repositorio Universidad San Francisco de Quito
Get full text
http://repositorio.usfq.edu.ec/handle/23000/9257
Rights
openAccess
License
http://creativecommons.org/licenses/by-nc-sa/3.0/ec/